最近の研究

# 超高速 LSI 用低抵抗率 Cu 配線材料の 現状と将来

# ―高純度めっき技術によるアプローチを中心にして―

大貫 仁\* 玉橋邦裕\*\* 一色 実\*\*\*

#### 1. はじめに

LSI の高速化・高集積化は、トランジスタの微細化と配線 寸法の微細化により初めて実現できる. Cu は低い電気抵抗 率と優れた信頼性を有するため,超高速 LSI 用の配線材料 として広く使用されている(1)-(3).しかし,配線寸法(配線 幅・厚さ)の微細化に伴い、Cu 配線の電気抵抗率が上昇し配 線抵抗Rと配線容量Cの積で表される配線遅延がトランジ スタ遅延に比較して無視できなくなり、微細化による LSI の性能向上を阻害するという問題がある。特に、最先端 LSI の配線幅100 nm 以下の領域において、図1に示すように、 線幅の減少に伴い電気抵抗率が著しく増大するという問題が ある<sup>(4)</sup>. さらに,エレクトロマイグレーション(EM)<sup>(5)</sup>耐性 等の信頼性も低下する. 配線の構造は、コアの導体(Cu)配 線部とその側壁に設ける高抵抗のバリアメタル膜からなる. 抵抗増大の主原因は、微細化に伴い、Cu 配線中の結晶粒径 がCu平均自由行程(39nm)と同程度に極めて微細にな る<sup>(6)(7)</sup>ことおよび配線体積に対するCu/バリアメタル界面の 面積の比(側壁の割合)が増大し、電子の粒界および側壁散乱 が起こりやすくなることにある(4).

これまで、Cu 配線それ自体の抵抗率を著しく低減することは困難と考えられてきた. Cu バルクの抵抗率に及ぼす固溶不純物の影響は詳細に調べられていて、50 ppm 程度(実

際の Cu 配線ではこれ以上存在することはほとんど無い)以 下の不純物が Cu 中に存在しても抵抗率は高々数%程度しか 増大しない<sup>(8)</sup>ことが分かっているためと考えられる.

前述したように、配線の構造は、コアの導体(Cu)配線部 とその側壁に設ける高抵抗のバリアメタル膜からなるため、 配線の低抵抗率化を図る手段としてバリアメタルの極薄化が 検討された. Cu-Mn あるいは Cu-Ti 合金膜を用いた自己形 成バリアを有する Cu 配線がこの例<sup>(9)(10)</sup>であり、熱処理の 最適化により Mn あるいは Ti の酸化物が SiO<sub>2</sub> 基板と Cu と の界面に生成して極薄バリアとなる.また,EM 耐性を向上 させる手段として抵抗率は多少犠牲にしても Cu-Al 合金シ ード層を用いて Cu 配線の結晶粒界に Al を析出させる方 法<sup>(11)(12)</sup>が検討されている.以上のように Cu 配線の低抵抗 率化に関する研究は主としてバリアメタルの極薄化に着目し て行われ、Cu それ自体の抵抗率を低減する試みはほとんど 行われていない.

抵抗率と信頼性に関し,国際半導体技術ロードマップ (ITRS)仕様を同時に満足する解は得られておらず,極めて 挑戦的な課題として本質的な解決策が望まれている.

著者らは、Cu中に存在する酸素,窒素,硫黄等の不純物 が結晶粒界に偏析し、熱処理時の粒径の均一・大粒径化を妨 げるという前提に立ち,配線抵抗率に及ぼすめっき材料の純 度の影響を検討してめっき材料の高純度化が、Cu配線の均 一・大粒径化を促進し、低抵抗率を実現できるという結果を

<sup>\*</sup> 茨城大学教授;工学部マテリアル工学科(〒316-8511 日立市中成沢町 4-12-1)

<sup>\*\*</sup> 茨城大学非常勤研究員;工学部マテリアル工学科

<sup>\*\*\*</sup> 東北大学教授;多元物質科学研究所

Current Status and Future Prospect of Cu Interconnects for Very High Speed LSIs; Jin Onuki\*, Kunihiro Tamahashi\*\* and Minoru Isshiki\*\*\*(\*,\*\*Department of Materials Science and Engineering, Ibaraki University, Hitachi. \*\*\*Institute of Multidisciplinary Research for Advanced Materials, Tohoku University, Sendai)

Keywords: *Cu* interconnects, resistivity, grain size, interconnect delay, electromigration resistance, barrier metals, purity of plating materials, additives, additive free plating, grain boundary energy, high speed annealing, CMP; chemical mechanical polishing, EBSD; electron backscatter diffraction, longitudinal direction of interconnects 2011年6月10日受理



図1 Cu 配線抵抗率増大に影響する因子. ITRS (International Technology Roadmap for Semiconductors) 2007より引用





 図2 配線 TEG の構造, めっき装置, めっき後の概 観,および Cu 配線.

得た.本報告ではこれらの最近の成果を中心に材料開発動向 を解説する.

# 2. Cu 配線形成技術

研究では、8 インチウエハに抵抗, EM 等各種性能評価が 可能なパターンが 10 mm<sup>□</sup>内に多数個形成されている TEG (Test Element Group)を試作し、10 mm<sup>□</sup>に切り出して実験 に用いている. 図 2(a)に Cu 配線の抵抗率測定用 TEG の断 面構造を示す<sup>(13)(14)</sup>. SiO<sub>2</sub> 中に形成された溝の中に Ta/TaN (3.5~7.5 nm/3.5~7.5 nm)バリア層(抵抗率:100  $\mu$ Ω·cm) を設け、その上部に Cu めっきを行うための Cu シード層 (50 nm)を設けたものである. これらの膜はスパッタリング により作製した. TEG の溝幅は 30~300 nm である. 次 に、(b)に示すめっき装置を用い、電気めっきにより(a)の 配線溝中に Cu 膜を形成した.図中の矢印はめっき液の流れ る方向を示している.めっき浴は、0.63 mol/dm<sup>3</sup>の硫酸銅 水溶液に公称純度 6N の高純度硫酸を 0.105 mol/dm<sup>3</sup> と塩酸  $0.37 \times 10^{-3}$  mol/dm<sup>3</sup> を添加して調整し、0.2 dm<sup>3</sup> とした. また、配線溝への Cu の埋め込み性向上のための添加剤とし て、市販の Accelerator, Suppressor および Leveler を用い た.アノードは 40 mm × 40 mm である.

(c)にめっき,アニール後,CMP(Chemical Mechanical Polishing)を行い,Cu配線を作製した後の外観写真を示す.Cu配線の抵抗率は,電流パッドから通電し,電圧パッドの電圧降下を測定して求めた.配線の断面積はCu配線を機械的に破断させ,SEM観察して求めた.

また、上記研究レベルのチップ(10 mm□)から製品化を目 指し、課題抽出のための大口径 8 インチウエハへの Cu めっ きも検討した. めっき液を循環する方式のめっき装置(10 dm<sup>3</sup>用)を用いて検討した. アノードは 500 ppm のりんを含 有しており、めっき膜への異物の混入・付着を抑制するため に、めっき膜作製前に陽極表面にブラックフィルムを形成し てある. 大きさは 8 インチである.

#### **3.** Cu 配線の微細構造評価技術

線幅が100 nm 以下の微細 Cu 配線の微細構造評価は主と して Cu 配線表面からの EBSD あるいは TEM 観察および配 線横断面からの TEM 観察により行われていた<sup>(15)(16)</sup>. この 方法では,図3の配線模式図の表面および横断面に示すよう に,全てバンブー構造<sup>(16)(17)</sup>(結晶粒が竹の節状になった状 態)に観察されるため,Cu 配線の配線深さおよび長さ方向の 微細構造を的確に評価することは難しい.しかし,図3の 配線模式図において,長さ方向における縦断面微細構造を, TEM を用いて観察すれば,電子の流れる方向における結晶 粒径の分布を明らかにできる<sup>(18)(19)</sup>.幅50 nmCu 配線にお ける長さ方向の断面 TEM 観察の一例を図4に示す.結晶粒 径は配線下部から上部にかけて増大しており,50 nm 配線に おいてもバンブー構造にはなっておらず,微細構造と抵抗率 との関係を的確に評価できることが分かる.

また, CMP により Cu 配線を深さ方向に 45 nm, 80 nm と 研磨しながら EBSD により結晶粒径の大きさ, 配向性を評 価することにより, Cu 配線の深さ方向の微細構造を明らか にできる. 結果の一例を図5 に示す. 配線幅が微細化するほ ど, また配線溝底部に近づくほど結晶粒径は微細化すること が分かる. 上記方法により, 配線の微細構造が抵抗率に与え る影響を明確にできる<sup>(20)</sup>.

# 4. Cu 配線の抵抗率と微細構造に及ぼす配線形状の 影響

**Cu** 微細配線の抵抗率に及ぼす配線幅および配線高さの影響は詳細に検討されている<sup>(16)(21)</sup>. 図6に示すように, 配線



図3 Cu 配線断面の模式図<sup>(39)(40)</sup>.



**200nm** 図 4 配線長さ方向の断面 TEM 像の例.



図5 EBSD による Cu 配線の深さ方向の微細構造評価.



図6 Cu 配線抵抗率の配線高さ依存性.

幅が減少するにつれて抵抗率は増大するが,特に配線幅の小 さい配線では,大きい配線よりも抵抗率の配線高さ依存性が 大きく,微細化とともに抵抗率が著しく増大する.この理由 は,配線溝中のCu粒径分布は配線深さ依存性が有り,配線 下部における結晶粒径は微細であるのに対し配線上部では粗 大化し,配線高さの関数で結晶粒径がおおよそ決まるためで あると考えられる.すなわち,同じ配線幅における結晶粒径 は配線溝のアスペクト比でおおよそ決定される.抵抗率の配 線幅および配線高さ依存性を表面散乱と結晶粒界散乱をパラ メータとして抵抗率増大をフィッテイングできるという報告 がある<sup>(16)</sup>.しかし,配線高さの抵抗率低減効果が認められ るのはアスペクト比が3以上のCu配線(現実のLSIにおけ るCu配線のアスペクトはおおよそ3以下)に限定されるた め<sup>(21)</sup>,実用的ではないという問題がある.

# 5. Cu 配線における結晶粒成長の駆動力とこれを利 用した結晶粒径の均一・粗大化技術

膜の内部エネルギーとミクロ結晶構造との関連性を解明す ることは結晶粒粗大化のプロセスに重要な知見をもたらすた め、多くの研究者が検討している. 成膜直後の薄膜には過剰 の弾性歪エネルギーと粒界エネルギーが発生する<sup>(22)</sup>. これ らの過剰エネルギーを緩和するために結晶粒の成長が起こる. Cu 膜の場合,室温放置により結晶粒径が異常成長すること がしばしば見られる.

粒成長が(1) 基板と Cu 膜との界面から膜表面に向かって進行すること<sup>(23)</sup>, (2) 溝上部のエッジから粒成長が起こること<sup>(24)</sup>, さらに(3) 基板から剥離した Cu 膜では粒成長が起こらない<sup>(25)</sup>こと等の実験結果は,弾性歪エネルギーが室温での結晶粒成長に重要な役割を果たしていることを示唆している.

一方,高温度(例えば 573 K~673 K)に試料を加熱するア ニーリングのように,熱エネルギーを Cu 膜に与えて再結晶 により粒成長させる場合は,室温の場合と異なり,膜表面か ら基板に向かって粒成長することが指摘されている<sup>(26)</sup>.極 めて薄い薄膜(500 nm以下)では粒界エネルギーのほうが弾



図7 配線抵抗率に及ぼすアニール温度の影響.

性エネルギーより大きいことがわかっており<sup>(22)</sup>,前者のエ ネルギーが結晶成長の駆動力に有効に働くものと推察される.

著者らの研究グループでは,結晶粒界エネルギーを駆動力 に考え,Phase-Field 法を用いて高温アニール時における結 晶粒成長のシミュレーションを検討している<sup>(27)(28)</sup>.

シミュレーションの結果によれば高温アニール時における 最高加熱温度までの加熱速度が大きいほど(1.7 K/s 以上), 最高加熱温度での恒温保持において結晶粒が粗大化しやすい ことがわかった. 図7は,幅50 nmのCu 配線の抵抗率の最 高加熱温度依存性を,高速加熱(RTA)(3K/s,各温度に1 min 保持)と水素気流中加熱(0.08 K/s, 各温度に 30 min 保 持)の場合について調べた結果である<sup>(29)</sup>.573 K においては 高速加熱および水素気流中加熱のいずれの場合も、抵抗率に 差はほとんど無い.しかし、高速加熱の場合は、加熱温度の 増加とともに抵抗率は低下し、約773Kで最も低くなる. 一方,水素気流中加熱の場合,673Kまでは抵抗率は低下す るが、それ以上の温度で再び増大する.このように高速加熱 においては1minと保持時間が短くとも30min保持の場合 に比べて抵抗率の低減効果が大きい. なお, 高速加熱の場合 において、アニール温度が900K以上になると抵抗率が上 昇するのは、CuとTa/TaNバリアが反応し、Cuの体積が 減少するためである(29).

図8は、最高加熱温度を573K一定とした場合の幅100 nmCu配線における抵抗率の加熱速度依存性を示している<sup>(30)</sup>.配線の抵抗率は加熱速度とともに低下するが、1.7 K/s以上で飽和する傾向を示す.配線長さ方向のTEM観察 から、加熱速度0.1K/sにおける平均結晶粒は77nm、粒径 の標準偏差は1.57であるが、加熱速度1.7K/sでは、それぞ れ84nm、1.49と結晶粒は粗大化し、かつばらつきも少なく なることが分かった.以上の結果から、高速加熱による結晶 粒粗大化のメカニズムのモデルを示したものが図9<sup>(28)(29)(40)</sup> である.すなわち、(a)高速加熱の場合、結晶粒の粗大化は 加熱中には起こりにくい.従って、大きな結晶粒界エネルギ ーは保存されたまま最高加熱温度に達する.この大きな結晶 粒界エネルギーを駆動力にして恒温加熱時に結晶粒は急激に 増大する.結晶粒径は最高加熱温度と保持時間に依存し、加



図8 配線の抵抗率に及ぼす加熱速度の影響.



図9 高速および低速加熱による結晶粒成長モデル.

熱温度が高いほどまた保持時間が長いほど大きくなる.

一方,(b)現状の水素気流中アニールにおいては,加熱速 度が小さいため,加熱中に結晶粒の成長が始まり,最高加熱 温度に達したときには結晶粒界エネルギーはほぼ消失してい るため,恒温加熱時には結晶粒径の粗大化は起こらない.

#### 6. 超微細 Cu 配線の高純度化による低抵抗化技術

微細 Cu 配線において,不純物が Cu 中に固溶しても抵抗 率の増加には余り寄与しないが,もし酸素,硫黄,窒素等の 微量不純物が単体あるいは複合化して結晶粒界に偏析すれ ば,その度合いに応じて熱処理時における結晶粒成長は大き く変化するため,大きな結晶粒と小さな結晶粒が生成し,特 に小さい結晶粒界における電子の散乱が顕在化して抵抗率を 増大させると考えられる.したがって, Cu 配線中の結晶粒 径の均一・大粒径化が可能になれば低抵抗率 Cu 配線が実現 できると考えられる.

この課題を克服するための研究のポイントとして,不純物 の少ない Cu 配線を形成する目的で,めっき材料(アノー ド,硫酸銅)の超高純度化および添加剤(埋め込み性向上の目 的でめっき液に一般的加える塩素,硫黄,窒素,高分子)フ リーめっき技術を検討した.

以下,順に検討結果を紹介する.

# (1) 超微細 Cu 配線の抵抗率および微細構造に及ぼすめっ き材料純度の影響

めっき材料の組成・添加剤等により Cu めっき膜および配 線の微細構造が変化するという報告がある<sup>(26)(31)-(33)</sup>.

めっき浴のCuの濃度,硫酸の濃度および添加剤等によりCu膜の結晶粒径,抵抗率が変化する<sup>(31)</sup>.また,組成の異なるめっき浴中において作製したCu配線の結晶粒径は組成により変化するが<sup>(26)</sup>,めっき浴組成の詳細については不明である.一方,Cl,S,C等の添加剤はCuめっき膜中に取り込まれ,結晶粒の成長を阻害するという報告もある<sup>(26)(32)</sup>,またCl等の不純物の取り込み量は配線幅により変化する.

図10は微細 Cu 配線の抵抗率に及ぼすめっき材料純度の影響を示したものである<sup>(34)</sup>. 配線溝への Cu の埋め込み性向上のため,これらのめっき浴に Accelerator, Suppressor および Leveler を添加してある. めっき材料としては,従来プロセスとしてアノードが含 P4N(公称),硫酸銅が 3N(公称)を用い,高純度プロセスの場合,アノードが 9N(公称),硫酸銅が 6N(公称)を用いている. 配線幅が 200 nm と大きい場合,両プロセスで作製した Cu 配線の抵抗率の差は少ない(4%程度).

これは、図11に示す両プロセスで作製した Cu 膜の EBSD 像における粒径および配向性の差に対応していると考えられ る.すなわち,幅 200 nm 以上の Cu 配線の抵抗率の配線幅 依存性は認められず、Cu 膜の粒径および配向性からその抵 抗率のプロセス依存性を推定できる<sup>(29)</sup>.配線幅の減少に伴 い、高純度プロセス Cu 配線の抵抗率と従来プロセス Cu 配 線の抵抗率の差は大きくなり、配線幅 50 nm における両プ ロセスの差は 21%に達することがわかる.従来および高純 度プロセスで作製した幅 50 nm の Cu 配線の配線長さ方向の 断面 TEM 像観察した結果、前者に比べ後者の結晶粒径は大 きいことが分かった.一般に、ナノレベルの結晶粒径分布は 式(1)で示す対数正規分布にフィットすることが報告され ている<sup>(35)(36)</sup>.

$$f(D, \mu, \sigma) = \frac{1}{\sqrt{2\pi}D\ln\sigma} \exp\left[-\frac{(\ln D - \ln\mu)^2}{2(\ln\sigma)^2}\right]$$
(1)

ここで、Dは結晶粒径、 $\mu$ は中央値、 $\sigma$ は粒径の標準偏差に 関連するパラメータである.

図12は,幅50 nmCu 配線の長さ方向のTEM 像から得た 結晶粒径を対数正規分布で示したものである.従来プロセス および高純度プロセスCu 配線の結晶粒径の中央値はそれぞ



a) 従来プロセス Cu記線 (b) 高純度プロセスCu記線

図11 従来および高純度プロセスで作製した Cu 膜の EBSD.

れ 66 nm および 71 nm と差は比較的小さい(7%). このよう に, Cu 膜の場合と異なり, 微細配線における結晶粒径の差 が小さいのは粒成長が溝の側壁等からの拘束を受けやすいた めであると考えられる.しかし, Cu の電子の平均自由行程 である 40 nm 以下の結晶粒の存在比を比較すると前者で は,後者の約10倍も多いことが分かる.これは,粒径のば らつきが高純度プロセスでは少ないことに対応している.以 上のように 40 nm 以下の結晶粒径の差が 50 nm 配線幅にお ける両者の抵抗率の差になっていると考えられる.

次に、アノードと硫酸銅とでどちらの純度が、抵抗率低減 効果が大きいかを明らかにすることは実用上極めて重要であ ると考えられる.図13は、50 nmCu 配線の抵抗率に及ぼす アノードおよび硫酸銅純度の影響を示したものである<sup>(37)</sup>. (a)が 3N の硫酸銅と 4NP のアノード,(b)が 6N の硫酸銅 と 4NP のアノード,(c)が 6N の硫酸銅と 9N のアノードを 用いた場合の抵抗率をそれぞれ示している.(a)と(b)との 抵抗率の差は17%であるが,(b)と(c)との差はわずか 4%し かないことが分かる.この結果は、硫酸銅を高純度化するこ とが Cu 配線の低抵抗率化に繋がることを示唆している.

そこで市販の高純度銅(6N)を高純度硫酸に溶解した後, 分別再結晶を行って超高純度硫酸銅を作製した.さらに, 6NCuを,水素プラズマ溶解して Na, Mg, Al, Cr, K, Ca



および As 等の不純物を除去した超高純度アノード(直径 200 mm×厚さ5 mm)も作製した.分別再結晶法および水素 プラズマ溶解により,純度は1~2桁向上すると考えられ る.これを超高純度めっき材料と定義した.超高純度アノー ドの場合,めっき時の異物発生抑制を目的とした陽極ブラッ クフィルム形成<sup>(38)</sup>のためにリンを500 ppm 添加してある が,めっき膜中へのリンの混入は無いことを確認している.



上記超高純度めっき材料を用いて配線幅 30~100 nm, 配 線高さ200 nm, 配線長さ100 µm の配線溝を形成した8イ ンチウエハに Cu めっきを行った. 配線溝への Cu の埋め込 み性向上のため、硫酸銅めっき浴に Accelerator, Suppressor および Leveler を添加してある.水素気流中アニール (573 K, 30 min)し, CMP を行って Cu 配線(超高純度プロ セスCu 配線)を形成した.比較のために現状の最高純度め っき材料(6N アノード, 6N 硫酸銅)を用いて同様に Cu 配線 (現状純度プロセス Cu 配線)を形成した.図14には,超高純 度プロセスおよび現状純度プロセスで作製した Cu 配線の抵 抗率の配線幅依存性を示す(39).図中には超高純度プロセス で作製した幅 30 nmCu 配線の断面 SEM 像を示してある. 配線の微細化とともに両者の抵抗率の差は大きくなり、幅 30 nm の超高純度プロセス Cu 配線の抵抗率は,現状純度品 に比べ約30%低いことが分かる<sup>(39)</sup>. なお,図14の抵抗率が 図10のそれらに比べ高いのは高抵抗の Ta/TaN バリアメタ ル(抵抗率:100 μΩ·cm)が厚いためである.また,現状純度 および超高純度プロセス Cu 配線の長さ方向の断面 TEM 観 察を行い,結晶粒径分布を調べ,対数正規分布で表した結果, Cu結晶粒径の中央値はそれぞれ超高純度プロセスの場合が 69.7 nm, 現状純度プロセスのそれが 48.7 nm であり, 粒径 の差は30%である.また、標準偏差は、超高純度の場合が 1.27,現状純度のそれが1.34であり、高純度化により、粒径 の均一・大粒径化が生じる. さらに, 配線抵抗率の急激な増 大を引き起こす粒径と考えられる 50 nm 以下の結晶の存在 比を比較すると、超高純度の場合、存在比が10%と少ない のに対し、現状純度の場合は約55%と大きいことが分っ た.以上のようにめっき材料,特に硫酸銅溶液の高純度化に より、Cu 配線中の均一・大粒径化が可能になり、配線抵抗 率の大幅な低減が可能になることが分かった.

#### (2) 添加剤フリーめっきにより形成した Cu 配線の抵抗率

添加剤を使用しない場合の微細溝内部への Cu めっきは, パルスめっきで検討した.すなわち,溝中の Cu イオンはめ っきにより欠乏するため,電圧を印加しつづけても溝上部で



はめっき膜が形成されるが、溝内部ではイオンが枯渇し、め っき膜は形成されないのでボイドが発生する.再び Cu イオ ンが溝中に拡散するまでの時間が必要なため、パルスめっき が不可欠である.採用した電流波形は、ピーク電流密度: 200 mA/cm<sup>2</sup>、電流印加時間:3 ms、休止時間:100 ms で ある.図15は、高純度めっき材料(公称純度 6NCu を水素プ ラズマ溶解し1~2 桁高純度化したアノード、公称純度 6N 硫酸銅)を用い、添加剤を使用し作製した幅100 nmCu 配線 と添加剤フリーの Cu 配線の抵抗率を評価した結果であ る<sup>(40)</sup>.添加剤を使用しない場合のめっき条件は、ピーク電 流密度:200 mA/cm<sup>2</sup>、電流印加時間:3 ms、休止時間: 100 ms であり、これらを繰り返してめっきを行った.一 方、添加剤を使用した場合には DC めっきを行った.電流密 度は5 mA/cm<sup>2</sup> である.

両方のめっき膜は水素気流中において 573 K, 30 min の 条件下でアニールを行った後, CMP 処理をして配線を形成 した. 添加剤無しの Cu 配線の抵抗率は添加剤ありの Cu 配 線よりも抵抗率が約13%低いことが分かる. 配線長さ方向 の結晶粒径の中央値は前者の場合で 86 nm,後者の場合で 76 nm であり,添加剤フリーめっきにより結晶粒径が粗大化 することが分かった.

# 7. 添加剤フリーめっきと高速アニールの組み合わせ による Cu 配線の低抵抗率化の検討

前節で述べたように、添加剤フリーめっきによりCu 配線 の結晶粒径が粗大化することが分かった.このことは、結晶 粒界に存在する不純物が添加剤フリーめっきで作製したCu 配線には少ないことを示唆している.ナノ結晶の結晶粒界に 不純物が存在すると粒界エネルギーが低くなるかあるいはピ ン止め効果によりアニール時の結晶粒の粗大化を抑制するこ とが報告されている<sup>(41)</sup>.従って結晶粒界により不純物の少 ない添加剤フリーのめっき膜を高速アニールすることにより 粗大化をより促進できると期待される.

図16は高純度めっき材料(公称純度 6NCu を水素プラズマ 溶解し1~2桁高純度化したアノード,公称純度 6N硫酸銅) を用い添加剤フリーめっきで作製し,高速アニール(加熱速 度:1.7K/s,加熱温度:573K,保持時間:10min)した幅



図16 Cu 配線の抵抗率に及ぼす高速アニールと添加剤 フリーめっきの効果.

100 nmCu 配線の抵抗率を同じめっき材料を用い添加剤を使 用してめっき後,高速アニールおよび水素気流中アニールし て作製した幅 100 nmCu 配線の抵抗率と比較した結果<sup>(40)</sup>で ある.添加剤+水素気流中アニールで作製した Cu 配線より も添加剤+高速アニールで作製した Cu 配線の抵抗率は15% 低く,さらに添加剤フリー+高速アニールで作製した Cu 配 線はさらに14%程度低くなることがわかる.結晶粒径はそ れぞれ,76 nm,84 nm,および 101 nm と粗大化すること も分かった.

#### ろ後の研究課題

(1)添加剤フリーあるいは添加剤レスの条件下における幅 50 nm より微細な配線溝中へのボイドフリー Cu 配線形成技 術の確立,(2)結晶粒界における不純物元素の特定とこれを 除去した超高純度めっき材料の作製およびこれらを用いた Cu 配線形成と抵抗率の評価,(3)均一・粗大粒を有する Cu 配線の耐エレクトロマイグレーション(EM)性の評価および 現状プロセス Cu 配線との比較が挙げられる.また,Ta/ TaN バリアメタルは抵抗率が高く(100 µΩ·cm),より抵抗 率の低いバリア材料の開発もさらに Cu 配線の抵抗率を低減 するために不可欠である.

#### 9. まとめ

Cu 配線中の不純物を少なくするためのめっき材料の高純 度化,添加剤フリーめっき技術および結晶粒界エネルギーを 粒成長の駆動力として有効利用するための高速アニール技術 等により従来よりも約30%低抵抗率を有する Cu 配線形成プ ロセス技術を開発した.本プロセスを実用化するためには, 耐 EM 性も高いことを示す必要がある.

本研究に際し、ご指導およびご協力を頂きました東北大学

多元物質材料研究所の三村耕司准教授、打越雅仁助教、物 質·材料研究機構の木村 隆博士,石川信博博士,および茨 城大学 篠嶋 妥教授,田代 優講師,滑川 隆非常勤研究 員,伊藤雅彦博士, K. P. Khoo 博士,株式会社ボンゾー長 野隆洋博士ならびに日立協和エンジニアリング株式会社 門 田裕行博士に感謝いたします.本研究は科学研究補助金基盤 S(20226014)および基盤 A(17206071)ならびに JST 育成研 究により行われた.

#### 文 献

- (1) K. Hinode, Y. Hanada, K. Takeda and S. Kondo: Jpn. J. Appl. Phys., 40(2001), L1097.
- (2) W. Steinhögel, G. Schindler, G. Steinsberger and M. Engelhandt: Phys. Rev., B66(2002), 075414.
- W. Wu, S. H. Brongersma, M. Van Hove and K. Maex: Appl. (3)Phys. Lett., 84(2004), 2838.
- (4) The International Technology Roadmap for Semiconductors (ITRS), 2007 edition, 4 interconnect.
- (5) K. P. Khoo, S. Tashiro and J. Onuki: Mater. Trans., 51 (2010), 1183-1187.
- (6) E. H. Sondheimer: Adv. Phys., 50(2001), 499-537.
- (7) A. F. Mayadas and M. Shatzkes: Phys. Rev., B1(1970), 1382-1389.
- (8) P. Gregory, A. J. Bangay and T. L. Bird: METALLOUGIA, (1965), 207-214.
- $(\,9\,)\,$  J. Koike and M. Wada: Appl. Phys. Lett.,  $87(2005),\,041911.$
- (10) 伊藤和博, 着本 亨, 村上正紀:金属, 77(2007), 854-859.
- (11) 森 健壹:金属, 77(2007), 872-878.
- (12) K. Maekawa, K. Mori, K. Kobayashi, N. Kumar, S. Chu, S. Chen, G. Lai, D. Diehl and M. Yoneda: Proc.of AMC, (2004), 221.
- (13) Y. Chonan, J. Onuki, T. Nagano, K. P. Khoo, T. Aoyama, H. Akahoshi, T. Haba and T. Saitou: Jpn. J. Appl. Phys., 45 (2006), 8004-8607.
- (14) K. P. Khoo, J. Onuki, T. Nagano, Y.Chonan, H. Akahoshi, T. Tobita, T. Saitou and K. Ishikawa: Jpn. J. Appl. Phys., 46 (2007), 4070 - 4073.
- (15) R. H. Graham, G. B. Alers, T. Mountsier, N. Shamma, S. Dhuey, S. Cabrini, R. H. Geiss, D. T. Read and S. Peddet: Appl. Phys. Lett., 96(2010), 042116.
- (16) W. Steinhögl, G. Schindler, G. Steinlesberger, M. Traving and M. Engelhardt: J. Appl. Phys., 97 (2005), 023706.
- (17)大貫 仁:半導体材料工学,内田老鶴圃,(2004),143-144.
- (18) K. P. Khoo, J. Onuki, T. Nagano, Y. Chonan, H. Akahoshi, T. Tobita, M. Chiba, T. Saito and K. Ishikawa: Jpn. J. Appl. Phys., 45 (2006), L852-853.
- (19) K. P. Khoo, J. Onuki, T. Nagano, S. Tashiro, Y. Chonan, H. Akahoshi, T. Haba, T. Tobita, M. Chiba and K. Ishikawa: Mater. Trans., 48(2007), 2703-2707.
- (20) K. P. Khoo and J. Onuki: Thin Solid Films, 518(2010), 3413-3416.
- (21) K. P. Khoo, J. Onuki, T. Nagano, Y. Chonan, H. Akahoshi, T. Haba, T. Tobita, M. Chiba and K. Ishikawa: Jpn. J. Appl. Phys., 46 (2007), 4070-4073.
- (22) H. Lee and S. Simon Wong: J. Appl. Phys., 93 (2003), 3796-

3804

- (23) M. Moriyama, K. Matsunaga, T. Morita, S. Tsukimoto and M. Murakami: Mat. Trans., 45 (2004), 3033-3038.
- (24) C. Lingk and M. E. Gross: J. Appl. Phys., 84(1998), 5547-5553.
- (25) 実用金属材料分野ナノメタル技術開発成果報告書(平成14年 度)(社団法人金属材料開発センター),村上正紀;ナノ薄膜組 織制御技術, 579-615.
- (26) J. H. Sukamto and J. D. Reid: Electrochemical Society Proceedings Volume, (2004–17), 96–107.
- (27) J. Kageyama, Y. Sasajima, M. Ichimura and J. Onuki: Trans. Mater. Research Soc. of Japan, 33 (2008), 237-239.
- (28) Y. Sasajima, J. Kageyama, K. P. Khoo and J. Onuki: Thin Solid Films, 518(2010), 6883-6890.
- (29) J. Onuki, K. P. Khoo, Y. Sasajima, Y. Chonan and T. Kimura: J. Appl. Phys., 108(2010), 044302-1-044302-7.
- (30) J. Onuki, K. Tamahashi, T. Namekawa and Y. Sasajima: Mater. Trans., 51(2010), 1715-1717.
- (31) M. Stangl, J, Acker, S. Oswald, M. Uhlemann, T. Gemming, S. Baunack and K. Wetzig: Microelectronic Engineering, 84 (2007), 54-59.
- (32) M. Hasegawa, Y. Nonaka, Y. Negishi, Y. Okinaka and T. Osaka: J. Electrochem. Soc., 153 (2006), C117-C120.
- (33) 松田光由, 吉原左知雄, 土橋 誠: 表面技術, 59(2008), 696-700.
- (34) J. Onuki, S. Tashiro, K. P. Khoo, N. Ishikawa, T. Kimura, Y. Chonan and H. Akahoshi: J. Electrochem. Soc., 157(2010), H857-H862.
- (35) H. Natter and R. Hempelmann: J. Phys. Chem., 100(1996), 19525.
- (36) C. E. KRILL and R. BRIRRINGER: Phil. Mag A, 77 (1998).
- (37) 田代 優, Khyoupin Khoo, 大貫 仁:日本金属学会誌, 75 (2011), 223-228.
- (38) 横井昌幸:めっき技術, 7(1994), 23-38.
- (39) 田代 優, 門田裕行, 伊藤雅彦, 打越雅仁, 三村耕司, 一色 実, 大貫 仁: 日本金属学会誌, 75(2011), 386-391.
- (40) J. Onuki, K. Tamahashi, T. Namekawa and Y. Sasajima: Mater. Trans., 52(2011), 1818-1823.
- (41) J. C. M. Li: Microstructure and Properties of Materials, World Scientific, (2009), 372-373.

#### \*\*\*\*\*\* 大貫 仁

- 1974年3月 東北大学大学院工学研究科修士課程修了
- 1974年4月 株式会社日立製作所日立研究所入所
- 秋田県立大学システム科学技術学部 1999年4月 電子情報システム学科教授
- 2003年4月 茨城大学工学部教授 現在に至る
- 専門分野:電子·情報材料学
- ◎ULSIの配線・実装技術の研究開発,パワー半導体実装技術の研究開発, 磁気記録薄膜の構造解析に従事.

\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*

玉橋邦裕

大貫 仁

-色 実